RocketIO GTX 收發器
Virtex™-5 FPGA 系統連接功能技術為在芯片、電路板和系統之間建立高速、高帶寬連接提供了性能最高的解決方案。
本文引用地址:http://www.j9360.com/article/201706/349530.htm用于千兆位級串行收發器設計的 RocketIO™ GTX 收發器和用于并行 I/O 的公認的 SelectIO™ 技術實現了新興串行標準與現有并行標準之間的靈活連接。
完整的連接功能解決方案套件能夠幫您迅速采用領先的串行協議。套件包含:
- IP 核
- 設計工具
- 特征描述報告
- 技術文檔
- 開發板
簡化了這些設計
- 開關系統
- 服務器和存儲器系統
- 背板
- 線卡
簡介
- 速度范圍為 500 Mbps - 6.5 Gbps 的高性能 SERDES 支持全部常規協議
- 交叉平臺引腳兼容性簡化了從 GTP 收發器進行設計升級,從而實現了更高的線路速率
- 可以在單個 FPGA 內實現多種協議(標準和定制)
- 先進的4-抽頭判定反饋均衡(DFE),結合接收器內的線性均衡,可以解決高線路速率下的信號完整性挑戰
- 發射器預加重可以改善信號完整性
- 集成式“變速箱”可以實現靈活編碼:
8b/10b、64b/66b 和 64b/67b - 與集成式 PCI Express® 端點和三態以太網 MAC 模塊一起無縫運行
- 低功耗:6.5 Gbps 下,低于 200 mW
- 內置式 PRBS 發生器/檢驗器可以加速調試
深入探討
高性能串行連接功能
6.5 Gbps 下,新的 RocketIO GTX 收發器設計消耗的功率低于 200 mW。易于設計
RocketIO GTX 收發器向導簡化了配置,節省了時間,并且其菜單驅動配置實現了不同的協議接口。工具利用定制功能為串行接口的快速集成和驗證生成了一個封裝、一個示例設計和一個測試平臺。Tx 和 Rx 均衡的廣泛設置使你能在最難對付的通道上調節收發器,以便實現可靠的操作。內置式 PRBS 發生器和檢驗器簡化了特性說明和調試。您可以在正確的設置上快速歸零,從而實現最大的設計余量。這些特性對行業標準文本設備和具有低成本、簡便易用的診斷性能的 Xilinx IBERT 工具起作用。
特定設計特性
背板設計 | |
---|---|
特點 | 優點 |
多速率支持 | 500 Mbps - 6.5 Gbps |
可編程終端 | 降低了信號反射 簡化了板級設計 |
可編程電壓范圍 | 減小了功耗 |
發射預加重 | 改善了信號完整性 |
集成式 AC 耦合 | 能與其它器件直接接口 減少了元件數目 |
DFE 和線性接收均衡 | 改善了信號完整性 升級了早期背板 |
線卡設計 | |
---|---|
特點 | 優點 |
多速率支持 | 500 Mbps - 6.5 Gbps |
FPGA 架構 | 實現處理元件(MAC/成幀器)的集成 實現了定制 |
可編程物理編碼子層(PCS) | 能在單個線卡中支持多個協議 |
開關系統設計 | |
---|---|
特點 | 優點 |
多速率支持 | 500 Mbps - 6.5 Gbps |
RocketIO 千兆位級收發器多達 24 個 | 實現了多個端口數密度點 |
發射預加重 | 改善了信號完整性 |
接收均衡 | 改善了信號完整性 使得您能夠升級早期背板 |
服務器和存儲器系統設計 | |
---|---|
特點 | 優點 |
多速率支持 | 500 Mbps - 6.5 Gbps 在單個線卡內實現了對多個通信速度的支持 |
動態重配置端口 | 能夠對 PMA 和 PCS 設置進行快速升級 |
電空閑(帶外信號) | 實現改變狀態的鏈接 PCI Express 1.1 兼容 |
評論