基于XC2S600E的MJPEG編碼器研究與實現
以JPEG基本壓縮原理為根據,通過前端圖像采集芯片SAA7111輸出標準的4∶2∶2格式的圖像流,再在Xilinx公司的XC2S600E(FPGA)芯片下壓縮,獲得了良好效果,壓縮比達到10∶1.本設計主要有以下幾個特點∶快速性、簡易性、單幀的可編輯性、實現標準化、系統的可擴展性、低功耗.
基于XC2S600E的MJPEG編碼器研究與實現.pdf
以JPEG基本壓縮原理為根據,通過前端圖像采集芯片SAA7111輸出標準的4∶2∶2格式的圖像流,再在Xilinx公司的XC2S600E(FPGA)芯片下壓縮,獲得了良好效果,壓縮比達到10∶1.本設計主要有以下幾個特點∶快速性、簡易性、單幀的可編輯性、實現標準化、系統的可擴展性、低功耗.
基于XC2S600E的MJPEG編碼器研究與實現.pdf
評論