a一级爱做片免费观看欧美,久久国产一区二区,日本一二三区免费,久草视频手机在线观看

新聞中心

EEPW首頁 > 嵌入式系統 > 設計應用 > Altera發售6.0版Nios II嵌入式處理器和開發工具

Altera發售6.0版Nios II嵌入式處理器和開發工具

作者: 時間:2016-09-12 來源:網絡 收藏

Altera公司日前宣布正式發售6.0版Nios II嵌入式處理器和Nios II嵌入式設計套件(EDS)。Nios II EDS提供32位、單精度、IEEE 754兼容浮點支持,含有最近發布的Nios II C語言至硬件加速(C2H)編譯器。此外,Altera更新了Nios II嵌入式處理器,提高了設計人員構建多處理器系統的效率。

本文引用地址:http://www.j9360.com/article/201609/305293.htm

Altera亞太區營銷總監梁樂觀說:“Nios II C2H編譯器和浮點支持提高了嵌入式軟件開發人員的靈活性,幫助他們提高設計性能,突出了Nios II處理器作為FPGA計算平臺所具有的產品及時面市的優點。6.0版Nios II處理器和EDS的這些特性進一步擴大了Altera在嵌入式系統市場的領先優勢。”

浮點支持是Nios II定制指令的一部分。定制指令將軟件運算卸載給硬件,在提高CPU性能方面具有很大的靈活性。用戶選擇該功能后,預先構建好的浮點定制指令被自動加入到 CPU數據通道中,利用專用硬件來完成所有的后續浮點運算。軟件編程工具鏈完全支持浮點定制指令,為設計人員提供了完全透明的編程模型。

Nios II C2H編譯器是Nios II用戶的效能工具。它從根本上提高了嵌入式軟件的性能,將性能要求較高的C語言子程序自動轉換為硬件加速器,集成到基于FPGA的Nios II子系統中。

Nios II處理器不但改進了工具鏈,現在還提供頂層同步信號,使設計人員能夠更靈活的管理多處理器系統啟動問題。設計人員可以使用只針對處理器的復位信號來控制Nios II處理器的啟動順序。



關鍵詞:

評論


相關推薦

技術專區

關閉