a一级爱做片免费观看欧美,久久国产一区二区,日本一二三区免费,久草视频手机在线观看

新聞中心

EEPW首頁 > 模擬技術 > 設計應用 > LVDS信號原理和設計

LVDS信號原理和設計

作者: 時間:2011-01-09 來源:網絡 收藏

 1 介紹

本文引用地址:http://www.j9360.com/article/187659.htm

  :Low Voltage Differential Signaling,低電壓差分

  傳輸支持速率一般在155Mbps(大約為77MHZ)以上。

  LVDS是一種低擺幅的差分技術,它使得信號能在差分PCB線對或平衡電纜上以幾百Mbps的速率傳輸,其低壓幅和低電流驅動輸出實現了低噪聲和低功耗。

  IEEE在兩個標準中對LVDS信號進行了定義。ANSI/TIA/EIA-644中,推薦最大速率為655Mbps,理論極限速率為1.923Mbps。

  1.1 LVDS信號傳輸組成

  LVDS信號傳輸一般由三部分組成:差分信號發送器,差分信號互聯器,差分信號接收器。差分信號發送器:將非平衡傳輸的TTL信號轉換成平衡傳輸的LVDS信號。通常由一個IC來完成,如:DS90C031差分信號接收器:將平衡傳輸的LVDS信號轉換成非平衡傳輸的TTL信號。通常由一個IC來完成,如:DS90C032差分信號互聯器:包括聯接線(電纜或者PCB走線),終端匹配電阻。按照IEEE規定,電阻為100歐。我們通常選擇為100,120歐。

1.2 LVDS信號電平特性

  LVDS物理接口使用1.2V偏置電壓作為基準,提供大約400mV擺幅。

  LVDS驅動器由一個驅動差分線對的電流源組成(通常電流為3.5mA),LVDS接收器具有很高的輸入阻抗,因此驅動器輸出的電流大部分都流過100Ω 的匹配電阻,并在接收器的輸入端產生大約350mV 的電壓。

  電流源為恒流特性,終端電阻在100DD120歐姆之間,則電壓擺動幅度為:3.5mA * 100 = 350mV ;3.5mA * 120 = 420mV 。

  由邏輯“0”電平變化到邏輯“1”電平是需要時間的。

  由于LVDS信號物理電平變化在0。85DD1。55V之間,其由邏輯“0”電平到邏輯“1”電平變化的時間比TTL電平要快得多,所以LVDS更適合用來傳輸高速變化信號。其低壓特點,功耗也低。

  采用低壓技術適應高速變化信號,在微電子設計中的例子很多,如:FPGA芯片的內核供電電壓為2。5V或1.8V;PC機的CPU內核電壓,PIII800EB為1.8V;數據傳輸領域中很多功能芯片都采用低電壓技術。

  1 LVDS信號介紹

  LVDS:Low Voltage Differential Signaling,低電壓差分信號。

  LVDS傳輸支持速率一般在155Mbps(大約為77MHZ)以上。

  LVDS是一種低擺幅的差分信號技術,它使得信號能在差分PCB線對或平衡電纜上以幾百Mbps的速率傳輸,其低壓幅和低電流驅動輸出實現了低噪聲和低功耗。

  IEEE在兩個標準中對LVDS信號進行了定義。ANSI/TIA/EIA-644中,推薦最大速率為655Mbps,理論極限速率為1.923Mbps。

  1.1 LVDS信號傳輸組成

  LVDS信號傳輸一般由三部分組成:差分信號發送器,差分信號互聯器,差分信號接收器。差分信號發送器:將非平衡傳輸的TTL信號轉換成平衡傳輸的LVDS信號。通常由一個IC來完成,如:DS90C031差分信號接收器:將平衡傳輸的LVDS信號轉換成非平衡傳輸的TTL信號。通常由一個IC來完成,如:DS90C032差分信號互聯器:包括聯接線(電纜或者PCB走線),終端匹配電阻。按照IEEE規定,電阻為100歐。我們通常選擇為100,120歐。


上一頁 1 2 下一頁

關鍵詞: LVDS 信號 原理

評論


相關推薦

技術專區

關閉