數字電路設計中部分常見問題解析
首先,得選取合適的輸入控制信號,從反饋控制的角度一般選擇兩74LS192的計數輸出端(QDQCQBQA)。若對于單向計數告警控制來講,確實可以。但是對雙向計數來講,因為對應于加減計時的限值30 s和00 s,兩74LS192的計數輸出為“00000011”和“00000000”,可見兩種狀態下僅高位(十位)片74LS192的QBQA不同,仔細分析僅借助兩74LS192的輸出是不能實現告警控制的,需再尋找與這兩限值狀態有關的信號,不難發現兩74LS192的初值輸入端(D C B A)可為我們解決問題提供幫助。最終,選出高位(十位)片74LS192的計數輸出端QBQA和初值輸入端A作為輸入控制信號。
其次,正確列出真值表,如表1所示。由于LED為共陰極接法,故告警控制輸出為低有效,用則為“低有效”,即當該引腳為低電平時執行預置數動作或功能。
2)“同步”引腳
“同步”是指當該引腳處于有效電平時還不能即刻執行規定動作或功能,而必須等到時鐘的有效沿到來時才可執行,即要與時鐘的有效沿同步。
如另一種常用的計數器74LS161的第9引腳

3)“異步”引腳
“異步”是指該引腳一旦處于有效電平則不必等到時鐘CP的有效沿到來就即刻執行規定動作或功能,即可不與時鐘CP的有效沿同步而為異步。
如74LS192的第14引腳(CLR)和第11引腳

2 結束語
數字電路設計中常會遇到諸多問題,文中借助一個0~30 s雙向(加減)計時器電路,采用例解形式對控制、時序、引腳等幾個方面的常見問題進行了解析。本文引用地址:http://www.j9360.com/article/176410.htm
評論