a一级爱做片免费观看欧美,久久国产一区二区,日本一二三区免费,久草视频手机在线观看

新聞中心

EEPW首頁 > 測試測量 > 設計應用 > 5Gbps高速芯片測試技術

5Gbps高速芯片測試技術

——
作者: 時間:2006-11-21 來源:半導體國際 收藏

前言

近年來,數據的大規模傳輸要求變得越來越普及。擔任這些大量數據處理芯片的標準接口(Interface)基本上都采用的是高速差分串行傳輸方式。

高速串行數據傳送方式有以下的一些特征:

● 數Gbps的傳送數率
● 由于是高速傳送,信號振幅較小,為數百mV程度
● 小振幅的信號傳送時,為了減小噪聲的影響,都采用的是差分傳送方式
● 對各信號通道間的相位同步沒有嚴格要求

近年來對芯片的高速數據處理的要求,使得許多芯片內部都已經搭載了高速IF的功能。但是,也正是由于它的高速性能造成芯片的變得非常的困難。對這類高速IF芯片的初期評價階段,一般采用的是多種計測器的綜合評價。但是針對多管腳的高速IF芯片,單純利用計測器的測定,會面對許多問題。

T6683+5G Option

為了實現精確的高速差分串行信號,我們開發了可以對應最大5Gbps差分信號的ATE用高速選件。這次開發的可以提供最大5Gbps的高速專用PE(圖1),內藏于ATE系統中,其包括:64個高速輸入專用通道+ 64個高速輸出專用通道的Dr



評論


相關推薦

技術專區

關閉