a一级爱做片免费观看欧美,久久国产一区二区,日本一二三区免费,久草视频手机在线观看

新聞中心

EEPW首頁 > 嵌入式系統 > 設計應用 > 微處理器dsPIC33F在微機保護裝置中的應用

微處理器dsPIC33F在微機保護裝置中的應用

作者: 時間:2009-09-03 來源:網絡 收藏

定時器T3中斷完成A/D轉換的啟動。在不占用CPU周期的情況下,通過DMA方式將采樣數據存入DMA RAM中,避免CPU和外設之間數據交換而占用寶貴的CPU時間,使程序的運行速度提高,采樣數據的讀取在DMAO中斷中進行。T5中斷完成的計算和判斷。
在收發兩個通信中斷函數中,主要完成上傳開關量、定值、事件記錄和遙測量(電流、電壓、有功功率、無功功率和功率因數等)等,下傳修改保護定值、時間信息和遙控操作等。本通訊采用IEC60870-5-103傳輸規約和Mdbus規約(可選),以便達到標準化通訊接口要求。

本文引用地址:http://www.j9360.com/article/173615.htm

5 基于的保護抗干擾設計
保護裝置的工作環境中,電磁干擾(如雷擊)相當嚴重,系統故障、系統設備誤操作以及控制、過電流和浪涌干擾等都可能侵入保護裝置。在保護裝置內部,由于輔助繼電器的動作或直流轉換器轉換過程中的高頻信號,也會產生干擾。這些干擾的特點是頻率高、幅值大,而且持續時間短,能通過各種途徑侵入微機保護裝置中的電子電路,干擾微機保護的正常工作。內部集成的WDT模塊,由內部振蕩電路提供專門時鐘信號。如果沒有清除脈沖,它將產生一個固定頻率的輸出脈沖,使整個CPU系統復位重啟。啟動看門狗只需在MPLAB ICD 2集成開發環境中,將看門狗Timer設置為使能即可。為增強抗干擾性能,軟件還增設4個非屏蔽中斷錯誤處理函數來處理晶振、地址、堆棧和算術出錯在硬件的抗干擾措施上采取接地、隔離、屏蔽等措施,有效確保裝置的電磁兼容性能。

6 結束語
研究了一種新型的基于的微機繼電保護硬件平臺,給出詳細的系統硬件設計方案和軟件流程。該方案結構簡單,性價比及可靠性高和開發周期短,在該軟硬件平臺上開發的發電廠及變電站成套微機保護裝置,已通過國家繼電器檢測中心的型式試驗,并已投入現場運行,各項技術指標符合有關行業標準和現場要求。


上一頁 1 2 3 下一頁

評論


相關推薦

技術專區

關閉