a一级爱做片免费观看欧美,久久国产一区二区,日本一二三区免费,久草视频手机在线观看

新聞中心

EEPW首頁 > 手機與無線通信 > 設計應用 > 基于FPGA的移動通信中卷積碼編碼器設計

基于FPGA的移動通信中卷積碼編碼器設計

作者: 時間:2012-06-18 來源:網絡 收藏

3.2 時序仿真
在不考慮時延的情況下,對照圖4與圖5,兩者仿真波形一樣。從圖6可以看出卷積的時延為7.0 ns,這是因為功能仿真不考慮信號時延等因素,而時序仿真則是選擇了具體器件并完成布局布線后進行的含定時關系的仿真,所以其仿真更接近真實器件運行特性,因而仿真精度更高。由于不同器件的內部時延不一樣,不同的布局,布線方案也會給時延造成很大的影響,因此在實現后,有必要對網絡和邏輯塊進行時延仿真,分析定時關系,估計性能。

本文引用地址:http://www.j9360.com/article/154639.htm

k.JPG


時序仿真后,再進行器件編程和調測。實測結果完全正確,達到了要求。

4 結語
本文闡述了卷積碼的工作原理,利用器件,設計出了(2,1,9)卷積碼。仿真及測試結果表明,達到了預期的設計要求,并用于實際項目中。


上一頁 1 2 3 4 下一頁

評論


相關推薦

技術專區

關閉