a一级爱做片免费观看欧美,久久国产一区二区,日本一二三区免费,久草视频手机在线观看

新聞中心

EEPW首頁 > 手機與無線通信 > 設計應用 > 基于FPGA的移動通信中卷積碼編碼器設計

基于FPGA的移動通信中卷積碼編碼器設計

作者: 時間:2012-06-18 來源:網絡 收藏

d.JPG

3 卷積碼仿真
3.1 功能仿真
仿真前設置輸入信息序列Convolutionbit-in=“1101001001”,對應時鐘為400 ns。圖3為(2,1,9)卷積碼,碼發生器函數是:g0=(111101011),g1=(101110001)的理論編碼結果。卷積VHDL功能仿真波形如圖4所示。

本文引用地址:http://www.j9360.com/article/154639.htm

i.JPG

j.JPG


比較卷積碼的理論結果(見圖3)和功能仿真圖(見圖4),仿真結果與理論計算完全一致。



評論


相關推薦

技術專區

關閉