a一级爱做片免费观看欧美,久久国产一区二区,日本一二三区免费,久草视频手机在线观看

新聞中心

EEPW首頁 > 嵌入式系統 > 設計應用 > 基于SPI方式DSP外部E2PROM接口設計

基于SPI方式DSP外部E2PROM接口設計

作者: 時間:2009-12-28 來源:網絡 收藏

2.2 McBSP與X5043的
X5043的符號協議規范。DIP封裝的X5043有8個管腳組成,各個管腳功能如下所示:
CS:片選端,當CS為低時,X5043選中。在任何操作之前,需要先在CS上有一次由高至低的跳變;
SO:串行數據輸出端,當讀周期時,數據從該引腳移出;
SI:串行數據輸入引腳,所要寫入存儲器的操作碼,字節地址和數據都從該引腳輸入;
WP:當WP為低時,向X5043的非易失性寫被禁止,但器件其他功能正常,為高時,所用功能都正常;
SCK:串行時鐘端。串行時鐘控制串行總線數據輸入和輸出的時序。
McBSP的時鐘停止模式與協議兼容。當McBSP處于時鐘停止模式時,發送器和接收器是內部同步的,因此可以將McBSP作為主設備或從設備。當設置McBSP為主設備時,發送端輸出信號DXR就作為SPI協議的MOSI信號,接收端輸入信號DRR就作為SPI協議的MISO信號。發送幀同步脈沖信號FSX作為從設備片選信號SS,而發送時鐘信號CLKX就與SPI協議的串行時鐘信號SCK相對應。由于接收時鐘信號CLKR和接收幀同步脈沖信號FSR與發送端的相應部分CLKX和FSX在內部相互連接,因此這些信號不用于時鐘停止模式。該中McBSP作為主設備使用。X5043與McBSP的電路如圖2所示。

本文引用地址:http://www.j9360.com/article/152185.htm


3 軟件
軟件設計主要包括相關寄存器的配置,X5043狀態寄存器的配置,以及X5043的讀寫操作。
3.1 寄存器的配置
端需要配置的寄存器主要包括CLKMD,SPCR[1,2],XCR[1,2],RCR[1,2],SRGR[1,2],PCR等。
其中CLKMD主要配置的時鐘;XCR[1,2],RCR[1,2]主要配置接收和發送數據的幀的個數、幀長以及字長。根據對X5043操作的不同,發送和接收的字長也不同,但是針對某一種操作,接收和發送字長是一樣的;SRGR[1,2]主要是對CLKGDV,CLKSM,FSGM三個位域的配置;SPCR[1,2]主要是對CLKSTP位域的配置,因為它決定了McBSP是采用時鐘停止模式(SPI模式)還是正常模式;引腳控制寄存器(PCR)配置了各個引腳的工作狀態。
值得注意的是在配置McBSP的寄存器之前,首先要使發送、接收和分頻器復位,配置完SPCR[1,2],XCR[1,2],RCR[1,2],PCR后,使分頻器置位,等待兩個時鐘周期,在配置SRGR[1,2],然后使發送和接收置位在等待兩個時鐘周期,這時才可以進行其他操作。
3.2 X5043的讀寫操作
X5043的讀操作包括讀狀態寄存器、讀存儲器陣列(即讀數據)。寫操作包括寫使能/寫禁止、寫狀態寄存器、寫存儲器陣列(寫數據)。X5043的指令組如表1所示。

下面主要講一下對單個數據的讀寫操作。



評論


相關推薦

技術專區

關閉