a一级爱做片免费观看欧美,久久国产一区二区,日本一二三区免费,久草视频手机在线观看

新聞中心

EEPW首頁 > 嵌入式系統 > 業界動態 > 向20nm沖刺 FPGA跨入嶄新階段

向20nm沖刺 FPGA跨入嶄新階段

—— 展望未來更先進工藝技術的發展趨勢
作者: 時間:2012-11-15 來源:中電網 收藏

  大約在近半年前,公司CTO Misha Burich先生曾向業內媒體介紹了體系架構的演進,以及走向硅片融合的發展大趨勢。所謂硅片融合,指的是業內各種不同架構的核集成于同一硅片或平臺上的發展趨勢,如將MCU、DSP和這幾種不同架構的核集成在一個芯片上,這成為業界和FPGA行業的發展的大趨勢,這是市場發展的客觀需求,也已經成為整個業界的共識。2012年9月末,Misha Burich再次向業界公布了 公司如何將硅片融合這一趨勢落實到真正的產品上的創新技術,并展望了未來更先進工藝技術的發展趨勢。

本文引用地址:http://www.j9360.com/article/138899.htm

  將在其的產品上實現對于FPGA硅片融合的創新技術。在的平臺上,Altera將向客戶提供一個終極系統集成平臺,一個混合系統架構,結合了FPGA的硬件可編程功能、數字信號處理器和微處理器的軟件靈活性,以及面向應用的硬核知識產權(IP)的高效。Altera在的體系結構、軟件和工藝的創新,能支持更強大的混合系統架構的開發,帶來性能、帶寬、集成度和功效的新的提升。

  Altera的20nm混合系統架構的三大創新技術是:40Gbps收發器技術、下一代精度可調數字信號處理(DSP)模塊體系結構,以及異質混合3D IC技術。

  40Gbps芯片至芯片和28Gbps背板收發器

  Altera 20nm收發器技術創新可將帶寬提升兩倍,支持向100G背板和400G系統的發展。20nm器件包括驅動CEI-25G-LR和以太網4x25G背板的28Gbps收發器,面向芯片至芯片或者芯片至光模塊連接而設計的40Gbps收發器。Altera在20nm實現的收發器技術創新成為開發兼容CEI-56G收發器的基礎,為驅動下一代400G光網絡、400G線路卡等提供連接能力。

  具有高速芯片至芯片接口的異質混合3D IC

  在20nm,Altera將引入創新的高速芯片至芯片接口,用于在一個3D封裝中集成多個管芯。采用這一創新接口,Altera能夠交付面向客戶的異質混合3D系統,該系統可集成FPGA和用戶定制的HardCopy ASIC,或者包括存儲器、第三方ASIC和光接口等各種其他技術。借助FPGA、HardCopy ASIC或者第三方ASIC的集成,Altera能夠提供10倍于28nm產品系統集成度的單器件解決方案。Altera的異質混合3D IC將采用TSMC的的芯片-晶圓-基底 (CoWoS) 集成工藝進行制造。利用這些器件,開發人員可大幅度提高系統集成度和系統性能以突出產品優勢,同時還可以降低系統功耗60%,減小了電路板空間,并降低系統成本。

  下一代精度可調的浮點DSP模塊

  Altera在20nm器件刷新了業界的TFLOP/W基準。下一代精度可調DSP模塊增強技術實現了5 TFLOP(每秒5萬億次浮點運算)的IEEE 754標準浮點運算性能。在此性能水平上,Altera 20nm器件的每瓦TFLOP要比目前的28nm產品高5倍。結合了OpenCL C設計流程、ARM硬核處理器子系統以及TFLOP/W的硅片效率,Altera的20nm器件提供了終極異質混合計算平臺。

  異質混合20nm系統的開發離不開全功能高級設計環境,這一設計環境包括系統集成工具(Qsys)、基于C的設計工具(OpenCL™)以及DSP開發軟件(DSP Builder)。好的設計環境有助于實現更快的編譯時間,從而提高設計人員的效能。

  3D異構封裝技術的未來

  Misha Burich還指出,以上談到的3D異構封裝技術并不是真正意義上的3D封裝,只能算是2.5D。真正的3D封裝應該是以堆疊形式的多核的封裝,目前的3D封裝技術只適合存儲器這樣的標準的功耗低的器件,而MCU、DSP和FPGA這樣功耗比較大的器件,目前只能通過2.5D的形式進行集成。3D技術目前面臨最大障礙就是散熱的問題,展望未來技術發展的趨勢,Misha Burich指出,一個新技術是在多個硅片間引入導管,導管中充滿液體,以幫助散熱,該技術仍處于早期的研究階段;另一項新技術就是特殊材料的研究和發現,必須是具備超強的導熱能力的新材料。3D封裝技術真正實現以后,計算能力將得到極大提升,將對產業的發展起到巨大的推動作用,許多新興應用如云計算、物聯網等將獲益匪淺。

  摩爾定律的未來

  摩爾定律發展到今天的20nm,已經讓人們嘆為觀止了。很難想象將來的半導體制造工藝還會走多遠。Misha Burich指出,按照摩爾定律,每3到4年,半導體工藝將更新一代。半導體制造工藝的發展規劃是從20nm到14nm,從14nm到10nm,10nm到7nm,7nm到5nm。之后,摩爾定律將不再有效,人們只有等待科技人員發現或研發出嶄新的材料去取代硅,才能夠獲得突破。



關鍵詞: Altera FPGA 20nm

評論


相關推薦

技術專區

關閉