a一级爱做片免费观看欧美,久久国产一区二区,日本一二三区免费,久草视频手机在线观看

新聞中心

EEPW首頁 > 嵌入式系統 > 新品快遞 > Xilinx在IDF上展示行業首個FPGA QPI 1.1接口

Xilinx在IDF上展示行業首個FPGA QPI 1.1接口

—— QuickPath Interconnect 連起賽靈思7系列All Programmable FPGA,擴展了Intel處理器系統的功能
作者: 時間:2012-09-21 來源:電子產品世界 收藏

  All Programmable技術和器件的全球領先企業公司(Xilinx, Inc. (NASDAQ:XLNX) )在Intel開發者論壇(IDF)上首次展示如何通過QuickPath Interconnect()協議將現場可編程門陣列()與Intel Sandy Bridge Xeon處理器相連。解決方案使開發人員能夠在All Programmable 與Intel Xeon處理器之間建立一個低時延、高性能的鏈路。該解決方案充分利用賽靈思的高性能處理能力和靈活的I/O功能,實現了最佳的整體系統性能和功耗。

本文引用地址:http://www.j9360.com/article/137077.htm

  賽靈思公司有線通信高級總監Nick Possley指出:“今天的演示,表明針對基于Intel Xeon處理器的系統,賽靈思現在擁有了第一個基于FPGA的低時延、高帶寬互聯IP核。這意味著賽靈思解決方案可以通過直接加速應用程序或者卸載I/O密集型操作,支持給定服務器實現更高的計算性能,意味著該解決方案將在降低數據中心資本支出和運營支出方面發揮重要的作用。”

  賽靈思開發平臺包括IP核以及能直接插入現有Intel Sandy Bridge CPU插槽的開發模塊,硬件設計人員可利用該平臺立即啟動QPI解決方案的開發工作。

  賽靈思Virtex®-7 FPGA和Intel Sandy Bridge CPU之間的QPI 1.1全寬鏈路包含20條通道,每通道速度高達每秒6.4Gb/s。賽靈思提供的定制開發板能將Virtex-7 FPGA直接安裝在Intel Sandy Bridge Xeon CPU插槽上。在演示中,我們采用Native Loopback(NLB)示例軟硬件來確認FPGA和CPU之間的數據交換。QPI接口使Intel Xeon CPU能夠充分利用賽靈思FPGA的并行處理功能并加速高計算強度的應用,實現協同處理和/或應用加速功能。開發人員還能利用賽靈思解決方案實現高性能、低時遲的網絡接口控制器和I/O連接擴展,充分發揮QPI協議的緩存一致性優勢,更高效地完成數據包處理任務。

  供貨情況

  包含IP核、參照設計和Virtex-7 FPGA開發板的賽靈思QPI解決方案將于年底上市推出。如需了解更多信息,敬請聯系您所在地的銷售代表。



關鍵詞: 賽靈思 QPI FPGA

評論


相關推薦

技術專區

關閉