a一级爱做片免费观看欧美,久久国产一区二区,日本一二三区免费,久草视频手机在线观看

新聞中心

EEPW首頁 > EDA/PCB > 業界動態 > eSilicon與MIPS宣布采用28納米SLP制程技術

eSilicon與MIPS宣布采用28納米SLP制程技術

作者: 時間:2011-10-19 來源:電子產品世界 收藏

  最大的獨立半導體價值鏈制造者(value chain producer,VCP) eSilicon 公司,以及業界標準處理器架構與內核的領導廠商MIPS科技公司共同宣布,已采用GLOBALFOUNDRIES的先進低功率28納米SLP制程技術,在GLOBALFOUNDRIES位于德勒斯登(Dresden)的Fab 1進行高性能、三路微處理器集群的流片,預計明年初正式出貨。設計已可立即開始。MIPS科技提供以其先進MIPS32 1074Kf 同步處理系統(CPS)為基礎的RTL,eSilicon完成綜合與版圖,共同優化此集群設計,可達到最差狀況1GHz的性能水平,典型性能預計為約1.5GHz。

本文引用地址:http://www.j9360.com/article/124759.htm

  為在不犧牲低功耗的條件下達到1GHz 目標,eSilicon 的定制內存團隊為L1高速緩存設計了自定義的內存模塊,用來取代關鍵路徑中的標準內存。1074K CPS結合了兩項高性能技術─ 同步多處理系統、以及亂序超標量的MIPS32 74K處理器做為基本CPU。74K采用多發射、15級亂序超標量架構,現已量產并有多家客戶將其用在數字電視、機頂盒和各種家庭網絡應用,也被廣泛地用在聯網數字家庭產品中。

  MIPS科技產品營銷與應用副總裁 Intrater表示:“1074K CPS 可作為現今 設計的理想高性能平臺,并具有針對未來設計需求的擴充能力。我們與eSilicon就此項目展開密切合作,不僅展現出1074K CPS在新的低功率制程中的高性能特性,同時也能讓客戶在設計中實際使用此結果。我們非常高興eSilicon將此設計以標準產品和定制服務的形式供貨。”

  eSilicon策略營銷副總裁Paul Hollingworth 表示:“此項目對我們的定制化IP工程團隊來說,是非常令人振奮的。我們的自定義FCI發揮了關鍵作用,讓我們能夠達成時序緊湊的投片日期。結合MIPS 1074K設計的高質量,我們能夠在低功耗制程中,快速達到苛刻的性能目標。eSilicon 期望能將此集群嵌入于客戶的SoC設計中,協助他們真正實現高效能、低成本與低功耗的完美結合。”

  即日起客戶可從eSilicon取得1GHz設計的授權 ─ 能以標準或定制化形式供貨。此集群處理器已投片為測試芯片,能以硬宏內核形式供應。它包括嵌入式可測試性設計(DFT)與可制造性設計(DFM)特性,因此能直接放入芯片中,無需修改就能使用。作為完整SoC開發的一部分,它能進一步定制化與優化,以滿足應用的特定需求。



關鍵詞: Gideon SoC

評論


相關推薦

技術專區

關閉