Intel、IBM 22/15nm制程部分關鍵制造技術前瞻
柵極寬度不斷減小所帶來的負面效應越來越明顯。首先,為了消除短通道效應,人們不得不向溝道中摻雜磷,硼等雜質元素,這便導致管子門限電壓Vt的上升,同時還降低了溝道中電子流動的速度,造成管子速度的下降。而且用來向溝道中摻雜雜質的離子注入工藝也存在很難控制的問題,很容易造成管子門限電壓過大等不良結果。
本文引用地址:http://www.j9360.com/article/104927.htm

其次,傳統的SiGe PMOS硅應變技術也開始面臨瓶頸,在32nm制程節點中,漏源兩極中摻雜的鍺元素含量已經占到了40%左右,很難再為溝道原子提供更高級別的應變.
其三,柵極氧化物的厚度方面也將出現發展瓶頸問題.IBM研發中心的高管Bruce Doris表示,柵極氧化物厚度減薄的速度已經跟不上柵極寬度縮小的步伐.
其它一些平面型晶體管所面臨的問題也將越來越難解決.工作電壓的不斷升高,使芯片的功耗控制變得越來越困難;而且關鍵尺寸的縮小還會導致漏/源極電阻的不斷增大.
那么業界有什么策略來應對這些挑戰呢?
Intel的戰略:22nm仍采用傳統技術,15nm可能轉向三門結構
據Intel表示,在下一代22nm制程產品中,他們仍將繼續采用傳統基于體硅的平面型晶體管結構(此前曾有傳言稱 Intel會在22nm制程中轉向立體結構的三門晶體管技術),他們計劃于2011年底正式推出22nm制程技術。而在今年的9月份,Intel已經展示過一款采用22nm制程技術制造的SRAM芯片,這種芯片的存儲密度為364Mb,內含29億個晶體管,并且采用了Intel第三代gate-last HKMG制程技術,門極絕緣層和金屬柵極的主要部分在制造工序的最后幾個工步制造成型,避開前面的高溫退火工步(45/32nm中使用的前代技術則只有金屬柵極才在最后幾個工步制造成型)。
至于15nm制程節點,Bohr表示,Intel目前正在考慮在15nm制程節點上要采用哪些新的制程技術以滿足要求,他認為:“全耗盡技術對降低芯片的功耗非常有效。”不過 Intel目前也在考慮除此之外的多種可行性方案,比如是轉向三門晶體管技術(三門技術其實與IBM的雙門finFET同屬finFET型晶體管,但由于對手將其雙門技術命名為finFET,因此Intel便根據自己的finFET技術特點將其命名為三門技術),或者是轉向全耗盡+平面型晶體管技術等等。據Bohr表示,Intel會在六個月之內就15nm制程節點將采用哪一種新技術做出決定。
評論