8通道并行數據采集PCI模塊的設計
數據采集是自動測試系統的主要功能之一,而在一些應用領域,比如超聲、醫療電子中,信號的頻率范圍不同會要求采樣率的不同。有時,為了配合信號處理算法,甚至要求采樣率在一定范圍內隨意設定。而且,這些應用通常要求多個通道并行采集,甚至是差分單端方式可選擇的輸入。針對這些要求,我們提出了一種最多可達12通道的同步并行多通道數據采集方案。該方案能實現的最高采樣率為10MS/s,存儲深度2×32M×16bit(2個SDRAM),垂直分辨率14bit,可編程增益為1、2、5、10、100五個等級。
本文引用地址:http://www.j9360.com/article/104112.htm設計方案的確定
硬件電路主要包括信號調理電路、信號輸入方式選擇電路、程控增益電路、A/D轉換、數據存儲、觸發控制以及PCI接口幾個部分。8個通道輸入的模擬信號經信號調理電路調理后,進行單端變差分的轉換(前端也可以是直接輸入的8路差分信號),由多路開關選擇輸入方式后,再通過兩級可選擇增益放大器進行增益控制,最后進入ADC轉換成相應的數字信號。而邏輯控制單元在接收到采集命令后,會根據相應的觸發方式啟動ADC進行采樣,再將采樣得到的數據通過FPGA內部串并轉換邏輯和數據輸出仲裁邏輯存儲到SDRAM中準備上傳。本設計的采集極限指標是8個通道同時同步采集,最大采樣速率是單通道10MS/s,連續采樣存儲時間最大可以達到3.2s。上位機通過32位的數據總線采用查詢、中斷或者DMA方式將采集的數據讀取到內存中進行后期的數據處理和分析。系統的基本結構如圖1所示。

圖1 系統原理框圖

圖2 信號輸入方式選擇電路
信號調理電路設計
在本設計中,信號調理電路包括輸入方式選擇電路和增益選擇電路。此部分中,高輸入阻抗、低輸出阻抗的普通運算放大器構成的電壓跟隨器會對前后電路進行隔離,避免后級多路開關的導通阻抗影響前級電路。輸入端加兩個二極管,提供±15V的鉗位電壓,形成過壓保護。多路開關選擇DG409,它是4通道差分多路開關,具有較低的導通阻抗和低功耗和低泄漏電流。信號的輸入方式有四種:0輸入、單端正極輸入、單端負極輸入和差分輸入,通過DG409正好可以選擇這四種輸入方式,電路如圖2所示。
選擇一種輸入方式后,經過兩級可編程增益儀表放大器AD8250,可以實現增益值可選1、2、5、10、100五個等級。AD8250有兩個增益控制端A0、A1,寫這個兩個位,能選擇增益值,并通過W/R鎖存狀態值,從而保證該增益的穩定。本設計通過在FPGA內部設計串行傳輸邏輯,將數據寫入CPLD,然后控制選擇信號的輸入方式和寫AD8250增益控制位。增益選擇電路如圖3所示。

評論