a一级爱做片免费观看欧美,久久国产一区二区,日本一二三区免费,久草视频手机在线观看

新聞中心

EEPW首頁 > 模擬技術 > 設計應用 > TLV2544/2548多通道12位串行A/D轉換器

TLV2544/2548多通道12位串行A/D轉換器

——
作者: 時間:2010-01-25 來源:電子產品世界 收藏

1 概述

本文引用地址:http://www.j9360.com/article/103932.htm

/2548是公司生產的一組高性能12位低功耗/高速(3.6μs)CMOS模數轉換器,它精度高,體積小、通道多,使用靈活,并具有采樣-保持功能,電源電壓為2.7V~5.5V。另外/2548還個有3個輸入端和一個三態輸出端,可為最流行的微處理器串行端口(SPI)提供4線接口。當與DSP連接時,可用一個幀同步信號(FS)來表明一個串行數據幀的開始。該器件除了具有高速模數轉換器和多種控制功能外,還具有片內模擬多路器,可選擇多部的模擬電壓或三個內部自測試電壓中的任一個外部的模擬電壓或三個內部自測試電壓中的任一個作為輸入。/2548工作時的功耗非常低,而軟件/硬件/自動關機模式以及可編程的轉換速度又進一步增強了其低功耗的特點。同時它還具有內置轉換時鐘(OSC)和電壓基準,可以采用外部SCLK作為轉換時鐘源以獲取更高的轉換速度(在20MHz的SCLK時可高達3.6μs)。并有兩種不同的內部基準電壓可供選擇。圖1和圖2分別是TLV2544/2548的功能方框圖和引腳排列,表1是其引腳說明。

表1 引腳說明

名 稱 引腳號 I/O 說 明
TLV2544 TLV2548
A0~A3/A0~A7 6~9 6~13 I 模擬輸入。該輸入可內部被多路復用
CS 16 20 I 片選
CSTART 10 14 I 用于控制模擬輸入的開始和啟動轉換
EOC/(INT) 4 4 O 轉換結束或主處理器中斷
FS 13 17 I DSP幀同步輸入
GND 11 15 I 地,用于內部電路
PWDN 12 16 I 此腳為邏輯零時,模擬及基準電路均斷電
SCLK 3 3 I 串行時鐘輸入
SDI 2 2 I 串行數據輸入
SDO 1 1 I A/D轉換結果的三態串行輸出端
REFM 14 18 I 外部基準輸入或內部基準去耦
REFP 15 19 I 外部基準輸入或內部基準去耦
Vcc 5 5 I 正源電壓

表2 TLV2544/TLV2548配置寄存器(CFR)的位定義

定 義
D15~D12 全零,不可編程
D11 基準選擇,0為外部;1為內部
D10 內部基準電壓選擇,0時,內部準=4V;為1時:內部基準=2V
D9 采樣周期選擇0:短期采樣12SCLKs(1x采樣時間)
1:長期采樣24SCLKs(2x采樣時間)
D(8,7) 轉換時鐘源選擇,00:轉換時間=內OSC;01:轉換時鐘=SCLK
10:轉換時鐘=SCLK/4;11:轉換時鐘=SCLK/2
D(6,5) 轉換模式選擇;00;單次模式;01:重復模式;10:掃描模式;11:重復掃描模式
D(4,3)* TLV2548 TLV2544
  掃描自動序列選擇
00:0-1-2-3-4-5-6-7
01:0-2-4-6-0-2-4-6
10:0-0-2-2-4-4-6-6
11:0-2-0-2-0-2-0-2
掃描自動序列選擇
00:N/A
01:0-1-2-3-0-1-2-3
10:0-0-1-1-2-2-3-3
11:0-1-0-1-0-1-0-1
D2 EOC/INT引腳功能選擇,0;引腳用作INT;1:引腳用作EOC
D(1,0) FIFO觸發器電平(掃描序列長度)
00:全部(FIFO level 7填滿后產生INT)
01:3/4(FIFO level 5填滿后產生INT)
10:1/2(FIFO level 3填滿后產生INT)
11:1/4(FIFO level 1填滿后產生INT)

*這些位僅在10和11轉換模式中有效


TLV2544/2548兩芯片的內部功能結構相同,不同之處就是前者的模擬輸入通道為4路,而后者為8路。下面以TLV2544為例為介紹。

2 工作原理

TLV2544有4路模擬輸入和3個內部測試輸入端,它們可由模擬多路轉換器根據輸入的命令來選擇。輸入多路轉換器采用先開后合型,因為這可減少由通道切換引起的輸入噪聲。

TLV2544 的工作周期的開始模式有兩種:一種是當不使用FS時(在CS的下降沿FS=1),CS的下降沿即為周期的開始。這時的輸入數據在SCLK的上升沿移入,輸出數據下降沿改變。這種模式雖然也可用于DSP,但一般常用于SPI微控制器。另一種是當使用FS時(FS是來自DSP的有效信號),FS的下降沿即為周期的開始,這時的輸入數據在SCLK的下降沿移入,輸出數據在其上升沿改變,這種模式一般用于TMS320系列的DSP。

TLV2544 具有一個4位命令集(存于命令寄存器CMR中)和一個12位配置數據域。大多數命令只需要前4個MSB,即不需要低12位數據。值得注意的是,器件在上電初始化時首先需要將將始化命令A000h寫入CFR配置寄存器,然后對器件進行編程,其編程方法是在初始化命令A000h的低12位000h寫入編程數據以規定器件的工作方式。編程定義如表2所列,編程信息被保留在H/W或S/W的斷電狀態。當器件被編程時,由微處理發送一個16位串行數據寫入CFR,如果在輸入了前8位后SCLK中斷,那么余下的8位則在SCLK被恢復后再輸入。一個讀CFR命令可讀出CFR的狀態,以校驗寫入控制命令是否正確,其他控制命令可參見表3。

表3 TLV2544/TLV2548命令集

SDID(15~12)BINary HEX TLV2548指命 TLV2544指命
0000b 0000h 選擇模擬通道0 選擇模擬通道0
0001b 1000h 選擇模擬通道1 N/A
0010b 2000h 選擇模擬通道2 選擇模擬通道1
0011b 3000h 選擇模擬通道3 N/A
0100b 4000h 選擇模擬通道4 選擇模擬通道2
0101b 5000h 選擇模擬通道5 N/A
0110b 6000h 選擇模擬通道6 選擇模擬通道3
0111b 7000h 選擇模擬通道7 N/A
1000b 8000h 選擇模擬通道8 SW電源跌落(模擬+參考)
1001b 9000h 讀CFR寄存器數據到SDO D(11~0)
1010b A000h plus data 將低12位數據寫CFR
1011B B000h 測試選擇,電壓為(REFP+REFR)/2
1100b C000h 測試選擇,電壓為REFM
1101b D000h 測試選擇,電壓為REFP
1110b E000h FIFO讀,將FIFO內容送SDO D(15~4),D(3~0)=0000
1111b F000h plus data 保留

如果前高4位輸入數據被譯碼為轉換命令之一,那么采樣周期開始。一般有兩種采樣方式:正常采樣和擴展采樣。正常采樣實際上是采用軟件啟動A/D變換方式,當 正常采樣時,采樣周期是可編程的,它可以是12SCLKs(短周期采樣)或24SCLKs(長周期采樣)。當SCLK高于10MHz或輸入源電阻較高時,長周期采樣可使被采樣的輸入模擬信號達到0.5LSB的精度。如果正常采樣達不到所要求的A/D變換精度,則應采用擴展采樣,擴展采樣采用硬件啟動A/D變換,在引腳CSTART輸入一個寬度大于800ns的負脈沖信號后,A/D轉換開始。CSTART的下降沿即為采樣周期的開始,CSTART的上升沿是采樣周期的結束和轉換的開始。

3 TLV2544的轉換模式

TLV2544 具有四種轉換模式,分別為:單次模式、重復模式、掃描模式和重復掃描模式。可用模式00、01、10、11表示。每種模式的工作稍有區別,這取決于轉換器如何采樣和采用哪一種接

TLV2544/2548 的工作時序分為二大類:轉換和無轉換。無轉換周期為讀和寫周期(配置),這些周期都不執行轉換,而轉換周期有四種轉換模式的周期,圖3、圖4分別給出了 TLV2544/2548的CFR寫周期(FS=1)和模式00時單次擴展采樣(使用FS信號,FS腳連至TMS320系列DSP)時序圖。

另外,TLV2544/2548還具有一個內置基準,其電平可編程為2V或4V。如果采用內部基準,REFP就被設為2V/4V,而REFM則設為0V。如果基準源編程為外部,那么也可通過兩個基準輸入腳REFP和REFM使用外部基準。模擬輸入、外部基準的最大或最小值不應超過正電源或低于GND。正輸入信號等于或高于REFP時,數字輸入為滿度,而在輸入信號等于或低于REFM時為零。

器件的上電和初始化要求先通過向TLV2544/2548寫入A000h的方法確定處理器的類型,然后對器件進行編程。器件在上電后或從斷電方式中恢復后的第一次轉換無效。

4 應用

TLV2544 和微處理器之間的數據傳輸最快和最有效的方法是用串行外設接口(SPI),但這要求微帶有SPI接口能力。對不帶SPI或類似接口能力的微處理器,需用軟件合成SPI操作來和TLV2544連接。圖5為TLV2544和單片機AT89C2051的接口電路,因為是與微處理器連接,所以不用FS端(接至高電平)。該電路采用內部基準,REFP與REFM之間接0.1μF和10μF兩個退耦電容。TLV2544的SDI、SCLK、EOC/INT、CS端由單片機的雙向I/O口中的P1.3、P1.4、P1.5和P1.6提供。轉換結果的輸出(SDO)數據由口1的P1.2接收。電路使用擴展采樣方式, CSTART端接P1.7,通過硬件來控制采樣與轉換。其接口軟件由一個主程序和一個子程序組成。主程序首先對P1口初始化,后對TLV2544進行編程以確定的工作方式。子程序“SPI-IO”用來模擬SPI的I/O操作,SPI功能用累加器A和帶進位的左循環移位指令(RLC)模擬SPI移位寄存器的操作來實現。程序如下:

ORG 0000H

AJMP START

ORG 0030H

START:MOV P1,#0FFH

MOV P3,#0FFH

CLR EA

CLR ET1

CLR P1.4

SETB P1.6

CONFIG:MOV R1,#0A0H

ACALL SPI_IO

MOV R1,#00H

ACALL SPI_IO

SETB P1.6

MOV R1,#10101000B;

ACALL SPI_IO

MOV R1,#00000000B

ACALL SPI_IO

SETB P1.6

S/R:MOV R1,#ACALL SPI_IO

RESULT

MOV R1,#00H

ACALL SPI_IO

MOC R3,A;LOW BYTE RESULT

SETB P1.6

NOP

CLR P1.7/CSTART LOW,START SAMPLING

MOV R6,#08H

DELAY:NOP

NOP

NOP

DJNZ R6,DELAY

SETB P1.7;

JB P1.5,$;/INT

SETB P1.6

?

?對轉換結果的處理

?

AJMP S/R

SPI_IO;CLR P1.6

CLR P1.4

MOV R0,#08H

MOV A,R1

SPI_IO1:MOV C,P1.2

RLC A

MOV P1.3,C

SETB P1.4

CLR P1.4

DJNZ R0,SPI_IO1

RET

口。轉換的觸發信號可以采用有效CSTART(擴展采樣)、CS(正常采樣、SPI接口)或FS(正常采樣,TMS320系列 DSP接口)模式。當FS用作觸發信號時,CS可保護一直有效而不需要通過觸發順序跳轉。不同類型的觸發信號不應在重復模式和掃描模式中混合使用。當 CSTART用作觸發信號時,轉換開始于CSTART的上升沿。如果一個有效CS或FS用作觸發信號,則轉換將在第16個或第28個SCLK的邊沿開始。

模數轉換器相關文章:模數轉換器工作原理




關鍵詞: TI TLV2544 A/D轉換器

評論


相關推薦

技術專區

關閉