verilog-xl 文章 進入verilog-xl技術社區(qū)
帶I2C接口的時鐘IP核設計與優(yōu)化
- 采用FPGA可編程邏輯器件和硬件描述語言Verilog實現了時鐘IP核數據傳輸、調時和鬧鈴等功能設計.在此基礎上,分析和討論IP核功能仿真和優(yōu)化的方法,并通過Modelsim仿真工具和Design Compile邏輯綜合優(yōu)化工具對設計進行仿真、綜合和優(yōu)化,證明了設計的可行性.
- 關鍵字: Verilog 時鐘IP核 Modelsim仿真
HDLC協(xié)議控制器的IP核方案及其實現
- 介紹了HDLC協(xié)議控制器的IP核方案及實現方法,分別對發(fā)送和接收模塊進行了分析,給出了仿真波形圖。該設計采用Verilog HDL語言進行描述,用ModelSim SE 6.0進行了功能仿真。
- 關鍵字: IP核 Verilog HDLC協(xié)議控制器
Verilog HDL基礎之:Verilog HDL語言簡介
- Verilog HDL是硬件描述語言的一種,用于數字電子系統(tǒng)設計。它允許設計者用它來進行各種級別的邏輯設計,可以用它進行數字邏輯系統(tǒng)的仿真驗證、時序分析、邏輯綜合。它是目前應用最廣泛的一種硬件描述語言之一。Verilog HDL是在1983年由GDA公司的Phil Moorby首創(chuàng)的。
- 關鍵字: VerilogHDL VHDL Verilog-XL 華清遠見
基于Verilog的SMBus總線控制器的設計與實現
- SMBus是一種高效的同步串行總線。通過分析SMBus總線協(xié)議,提出了一種運行于基于PCI-Express技術的橋接芯片上的SMBus控制器的設計方案,并且用Verilog語言描述,最后在Altera公司的FPGA上得以實現。通過仿真測試,證明該方法是穩(wěn)定有效的。
- 關鍵字: SMBus總線 Verilog 有限狀態(tài)機
基于FPGA的自適應均衡器的研究與設計
- 摘要:近年來,自適應均衡技術在通信系統(tǒng)中的應用日益廣泛,利用自適應均衡技術在多徑環(huán)境中可以有效地提高數字接收機的性能。為了適應寬帶數字接收機的高速率特點,本文闡述了自適應均衡器的原理并對其進行改進。最
- 關鍵字: 自適應均衡器 寬帶數字接收機 FPGA Verilog HDL
verilog-xl介紹
您好,目前還沒有人創(chuàng)建詞條verilog-xl!
歡迎您創(chuàng)建該詞條,闡述對verilog-xl的理解,并與今后在此搜索verilog-xl的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對verilog-xl的理解,并與今后在此搜索verilog-xl的朋友們分享。 創(chuàng)建詞條
熱門主題
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
