- 介紹3-DES算法的概要;以Xilinx公司SPARTANII結構的XC2S100為例,闡述用FPGA高速實現3-DES算法的設計要點及關鍵部分的設計。
- 關鍵字:
FPGA DES 算法 高速實現
des介紹
DES是一種對二元數據進行加密的算法數據分組長度為64位密文分組長度也是64位.使用的密鑰為64位有效密鑰長度為56位(有8位用于奇偶校驗)。解密時的過程和加密時相似但密鑰的順序正好相反。DES的整個體制是公開的系統的安全性完全靠密鑰的保密。
DES算法的過程是在一個初始置換IP后明文組被分成右半部分和左半部分,每部分32位,以L0和R0。表示然后是16輪迭代的乘積變換,稱為函數f,將數 [
查看詳細 ]
關于我們 -
廣告服務 -
企業會員服務 -
網站地圖 -
聯系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司

京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473