- 無論是設計通信、消費、計算機或工業應用,MAX?II器件都能夠為成本和功率受限的控制通道應用提供所需的功能。MAX II更低的價格,更低的功率和更大的容量使其成為復雜控制應用的理想方案,包括以往不可能在CPLD中實現的新應用。MAX II器件采用了全新 CPLD體系結構,比以往的MAX器件有重大改進。
- 關鍵字:
應用手冊 CPLD
- Xilinx CoolRunner 系列CPLD器件分CoolRunner-Ⅱ系列和CoolRunner XPLA 3系列器件。1999年8月,Xilinx收購了Philips的CoolRunner生產線并開始提供XPLA(eXtenden Programmable Logic Array,加強型可編程邏輯陣列)系列器件
- 關鍵字:
Xilinx CoolRunner CPLD
- Xilinx CPLD 器件可使用 Foundation 或 ISE 開發軟件進行開發設計,也可使用專門針對 CPLD 器件的 Webpack 開發軟件進行設計。XC9500系列器件分XC9500 5V器件、XC9500XL 3.3V器件和XC9500XV 2.5V器件3種類型,XC9500系列可提供從最簡單的PAL綜合設計到最先進的實時硬件現場升級的全套解決方案。
- 關鍵字:
Xilinx XC9500 CPLD
- 經過幾十年的發展,全球各大開發商和供貨商都開發出了多種可編程邏輯器件 . 比較典型的就是 Xilinx 公司的 FPGA 器件和 Altera 公司的 CPLD 器件系列,他們開發較早,占有大部分市場?在歐洲用 Xilinx 的人多,而 Altera 公司占有日本和亞太地區的大部分市場,在美國則是平分秋色。
- 關鍵字:
Xilinx Altera 芯片 選型 CPLD
- FPGA/CPLD 的設計思想與技巧是一個非常大的話題,由于篇幅所限,本文僅介紹一些常用的設計思想與技巧,包括乒乓球操作、串并轉換、流水線操作和數據接口的同步方法。希望本文能引起工程師們的注意,如果能有意識地利用這些原則指導日后的設計工作,將取得事半功倍的效果!
- 關鍵字:
設計思想 FPGA CPLD
- 電子設計自動化(EDA)的實現是與CPLD/FPGA技術的迅速發展息息相關的。CPLD/FPGA是80年代中后期出現的,其特點是具有用戶可編程的特性。利用PLD/FPGA,電子系統設計工程師可以在實驗室中設計出專用IC,實現系統的集成,從而大大縮短了產品開發、上市的時間,降低了開發成本。此外,CPLD/FPGA還具有靜態可重復編程或在線動態重構特性,使硬件的功能可象軟件一樣通過編程來修改,不僅使設計修改和產品升級變得十分方便,而且極大地提高了電子系統的靈活性和通用能力。
- 關鍵字:
可編程邏輯器件 FPGA CPLD 電子設計 靈活性
- 近年來,隨著信息科技的發展,電子存包系統由于其安全性高、可靠性高、方便快捷等特點,在車站碼頭、超市、圖書館、賓館、游泳館、俱樂部等公共場所及機關、企事業單位文件檔案管理等部門得到了廣泛的應用,有著廣闊的市場前景。
- 關鍵字:
CPLD
- CPLD(Complex Programmable Logic Device)是Complex PLD的簡稱,一種較PLD為復雜的邏輯元件。CPLD是一種用戶根據各自需要而自行構造邏輯功能的數字集成電路。其基本設計方法是借助集成開發軟件平臺,用原理圖、硬件描述語言等方法,生成相應的目標文件,通過下載電纜(“在系統”編程)將代碼傳送到目標芯片中,實現設計的數字系統。
- 關鍵字:
CPLD
- 基于單片機和CPLD的DDS正交信號源,其頻率幅度可精密控制,擴展輸出頻率達300 kHz,增加掃頻輸出功能。采用紅外鍵盤控制頻率和幅度,采用液晶同步顯示信號的頻率和幅度;輸出端產生正弦波、方波、三角波、鋸齒波,梯形波、短形波、頻率突變的方波、尖脈沖數字信號等,且具有掃頻輸出的功能。測試結果表明,系統穩定可靠,人機交互界面友好,操作簡單方便。
- 關鍵字:
DDS 正交信號源 CPLD 濾波器 DT9205 AT28C64
- SOPC一詞主要是源自Altera, 其涵義是因為目前CPLD/FPGA的容量愈來愈大, 性能愈來愈好, 加上價格下跌的推波助瀾之下, 以往ASIC產品才能具有的 SoC觀念, 也能移植到CPLD/FPGA上, 并且因為CPLD/FPGA的可編程(Programmable)能力, 使得CPLD/FPGA不僅能實現一個高復難度的系統, 而且還能快速改變系統的特性. 類似的觀念也鑒于Xilinx的Platform FPGA.
- 關鍵字:
SOPC CPLD FPGA
- 本文提出一種基于CPLD的簡易字符疊加器,具有成本低、抗干擾性能好等特點,適用于視頻監控。由于采用了CPLD器件,增強了系統集成度和設計靈活性。
- 關鍵字:
字符疊加器 RAM CPLD VHDL
- 設計了一組基于CPLD的PLC背板總線協議接口芯片,協議芯片可以區分PLC的背板總線的周期性數據和非周期性數據。詳細介紹了通過Verilog HDL語言設計狀態機、協議幀控制器、FIFO控制器的過程,
- 關鍵字:
PLC FIFO CPLD 總線協議
cpld/ppga介紹
您好,目前還沒有人創建詞條cpld/ppga!
歡迎您創建該詞條,闡述對cpld/ppga的理解,并與今后在此搜索cpld/ppga的朋友們分享。
創建詞條
關于我們 -
廣告服務 -
企業會員服務 -
網站地圖 -
聯系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司

京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473