- 在通信系統中應用廣泛。由于RS碼的譯碼復雜度高,數字運算量大,常見的硬件及軟件譯碼方案大多不能滿足高速率的傳輸需求,一般適用于10Mbps以下。本文提出的歐氏算法和頻譜結構分析相結合的RS硬件解碼方案,適用于FPGA單片實現,速率高、延遲小、通用性強、使用靈活。筆者在FPGA芯片上實現了GF(2 8)上符號速率為50Mbps的流式解碼方案,最大延時為640ns,參數可以根據需要靈活設置。
- 關鍵字:
RS編譯碼 差錯控制編碼技術 FPGA
- 摘要 RS(Reed—Solomon)編碼是一種具有較強糾錯能力的多進制BCH編碼,其既可糾正隨機錯誤,又可糾正突發錯誤。RS編譯碼器廣泛應用于通信和存儲系統,為解決高速存儲器中數據可靠性的問題,文中提出了RS編碼的實
- 關鍵字:
RS編譯碼 伽羅華域 BM算法 Chien搜索 Forney算法
- RS(Reed—Solomon)編碼是一種具有較強糾錯能力的多進制BCH編碼,其既可糾正隨機錯誤,又可糾正突發錯誤。RS編譯碼器廣泛應用于通信和存儲系統,為解決高速存儲器中數據可靠性的問題,文中提出了RS編碼的實現方
- 關鍵字:
RS編譯碼 FPGA 伽羅華域 BM算法 Chien搜索
rs編譯碼介紹
您好,目前還沒有人創建詞條rs編譯碼!
歡迎您創建該詞條,闡述對rs編譯碼的理解,并與今后在此搜索rs編譯碼的朋友們分享。
創建詞條
關于我們 -
廣告服務 -
企業會員服務 -
網站地圖 -
聯系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司

京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473