- 多年來,數字信號處理器 (DSP) 設計人員一直在應付這樣一項艱難的工作:提供占用空間小的高性能芯片,而且要不影響靈活性和軟件的可編程能力。
由于新的應用程序發展速度驚人,提供的 DSP 必須在功率、性能和使用壽命上跟上這種速度,應對當前面臨的挑戰,并準備好應對未來的應用。這些高性能多核心 DSP被越來越多地應用在電信接入、改進數據率GSM服務(EDGE)和基礎設施設備領域,用來處理語音、視頻和無線電信號。
以前,電信設備制造商使用專用的 ASIC 或 DSP-ASIC 組合來達到自己的目
- 關鍵字:
DSP CMOS MAC HVT SVT 能效優化 邏輯切換優化
邏輯切換優化介紹
您好,目前還沒有人創建詞條邏輯切換優化!
歡迎您創建該詞條,闡述對邏輯切換優化的理解,并與今后在此搜索邏輯切換優化的朋友們分享。
創建詞條
關于我們 -
廣告服務 -
企業會員服務 -
網站地圖 -
聯系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司

京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473