一、SERDES的作用1.1并行總線接口在SerDes流行之前,芯片之間的互聯通過系統同步或者源同步的并行接口傳輸數據,圖1.1演示了系統和源同步并行接口。隨著接口頻率的提高,在系統同步接口方式中,有幾個因素限制了有效數據窗口寬度的繼續增加。a)、時鐘到達兩個芯片的傳播延時不相等(clock skew)b)、并行數據各個bit的傳播延時不相等(data skew)c)、時鐘的傳播延時和數據的傳播延時不一致(skew between data and clock)雖然可以通過在目的芯片(chip #2)內用