a一级爱做片免费观看欧美,久久国产一区二区,日本一二三区免费,久草视频手机在线观看

首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> 數據通路

數據通路 文章 進入數據通路技術社區

Altera: FPGA集成硬核浮點DSP

  •   1 FPGA浮點運算推陳出新   以往FPGA在進行浮點運算時,為符合IEEE 754標準,每次運算都需要去歸一化和歸一化步驟,導致了極大的性能瓶頸。因為這些歸一化和去歸一化步驟一般通過FPGA中的大規模桶形移位寄存器實現,需要大量的邏輯和布線資源。通常一個單精度浮點加法器需要500個查找表(LUT),單精度浮點要占用30%的LUT,指數和自然對數等更復雜的數學函數需要大約1000個LUT。因此隨著DSP算法越來越復雜,FPGA性能會明顯劣化,對占用80%~90%邏輯資源的FPGA會造成嚴重的布線擁
  • 關鍵字: Altera  FPGA  LUT  DSP  數據通路  
共1條 1/1 1

數據通路介紹

  目錄   1 舉例說明   2 簡介   舉例說明   通用寄存器組R:容量16個字,雙端口輸出 。   暫存器A和B:保存通用寄存器組讀出的數據或BUS上來的數據。   算術邏輯單元ALU:有S3、S2、S1、S0、M五個控制端,用以選擇運算類型。   寄存器C:保存ALU運算產生的進位信號。   RAM隨機讀寫存儲器:讀/寫操作受MRD/MWR控制信號控制。   MAR [ 查看詳細 ]

熱門主題

樹莓派    linux   
關于我們 - 廣告服務 - 企業會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473