a一级爱做片免费观看欧美,久久国产一区二区,日本一二三区免费,久草视频手机在线观看

首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> 捕獲時間

捕獲時間 文章 進入捕獲時間技術社區

基于FPGA的高速數字鎖相環的設計與實現

  • 摘    要:本文提出了一種利用邊沿觸發鑒相縮短鎖相環捕獲時間的方案,并詳細介紹了該方案基于FPGA的實現方法。通過對所設計的鎖相環進行計算機仿真和硬件測試,表明該方案確實可以提高鎖相環的捕獲性能。關鍵詞:數字鎖相環(DPLL);捕獲時間;FPGA;VHDL引言捕獲時間是鎖相環的一個重要參數,指的是鎖相環從起始狀態到達鎖定狀態所需時間。在一些系統中,如跳頻通信系統,由于系統工作頻率不斷地發生快速變化(每秒幾百次到幾千次,甚至高達上萬次),要求鎖相環能夠對信號相位快速捕獲。因此
  • 關鍵字: FPGA  VHDL  捕獲時間  數字鎖相環(DPLL)  
共1條 1/1 1

捕獲時間介紹

您好,目前還沒有人創建詞條捕獲時間!
歡迎您創建該詞條,闡述對捕獲時間的理解,并與今后在此搜索捕獲時間的朋友們分享。    創建詞條

熱門主題

樹莓派    linux   
關于我們 - 廣告服務 - 企業會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473