- 譚寧禹 (大連理工大學?微電子學院,遼寧?大連?116024)摘? 要:近年來,5G和物聯網應用對片上系統時鐘提出了新的需求。鎖相環在片內發揮著重要的作用,以產 生不同的時鐘源。這些新需求的主要關注點快速鎖定、低功耗、低噪聲和小面積。隨著CMOS工藝的發展,模 擬鎖相環的工作電壓逐漸降低,其設計面臨著巨大的挑戰。根據市場需求,采用全數字鎖相環(ADPLL)進行數 字設計,以減少設計時間和設計工作量。此外,使用標準單元實現的ADPLL不僅可以加快設計時間,而且可以 提高可移植性。當系統處于休眠狀態時,鎖相環
- 關鍵字:
202003 全數字鎖相環 快速鎖定 頻率預測算法
快速鎖定介紹
您好,目前還沒有人創建詞條快速鎖定!
歡迎您創建該詞條,闡述對快速鎖定的理解,并與今后在此搜索快速鎖定的朋友們分享。
創建詞條
關于我們 -
廣告服務 -
企業會員服務 -
網站地圖 -
聯系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司

京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473