- 一種新型多DSP并行處理結構,傳統的雷達信號處理系統的設計是根據具體的需求確定算法流程以及硬件結構的。這導致了系統升級的困難加大。當信號處理的內容改變、要求處理的數據量加大、改進處理算法時,必須對整個系統進行重新設計。利用軟件無線電
- 關鍵字:
結構 處理 并行 DSP 新型 多DSP 并行計算 實時信號處理
- 摘要: 本文主要介紹了基于CPCI 總線設計的實時信號處理業務所需的一種專用設備平臺。關鍵詞: CPCI BUS;平臺;實時信號處理;DSP+FPGA
系統設計DSP+FPGA混用設計為了提高算法效率,實時處理圖像信息,本處理系統是基于DSP+FPGA混用結構設計的。業務板以FPGA為處理核心,實現數字視頻信號的實時圖像處理,DSP實現了部分的圖像處理算法和FPGA的控制邏輯,并響應中斷,實現數據通信和存儲實時信號。首先,本系統要求DSP可以滿足算法控制結構復雜、運算速度高、尋址靈
- 關鍵字:
0704_A BUS CPCI DSP+FPGA 單片機 平臺 嵌入式系統 實時信號處理 雜志_設計天地
實時信號處理介紹
您好,目前還沒有人創建詞條實時信號處理!
歡迎您創建該詞條,闡述對實時信號處理的理解,并與今后在此搜索實時信號處理的朋友們分享。
創建詞條
關于我們 -
廣告服務 -
企業會員服務 -
網站地圖 -
聯系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司

京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473