a一级爱做片免费观看欧美,久久国产一区二区,日本一二三区免费,久草视频手机在线观看

新聞中心

EEPW首頁 > 嵌入式系統 > 設計應用 > SERDES的FPGA實現(07-100)

SERDES的FPGA實現(07-100)

——
作者: 時間:2009-03-02 來源:電子產品世界 收藏

  圖4示出用Lattice SC ,此測試裝置采樣的9個眼圖。每個眼圖下面的數字是測量的眼高(由圖2測量V)。注意,增加預矯可改善每個位率下的眼圖。預矯是發生在纜線和背板中信號衰減的發送器補償。這種Lattice SC ,所需的眼高度是85mV,所以,16%預矯,在3.8Gb/s取晴圖僅僅是取樣,這不能滿足要求。

本文引用地址:http://www.j9360.com/article/91924.htm

  圖4 在不同數據率增加預加重

  結語

  本文給出了接口的實現方法在選擇FPGA時,應該考慮可能的信道數、信道的配置靈活性、接口速度、SERDES IP、傳輸性能指標和電氣性能要求。FPGA產品和SERDES的速度和市場占有率正在增大。了解它們的能力和所遇到的問題,設計人員可以增加其產品的可靠性功能,以及加快上市時間。(彭京湘)


上一頁 1 2 3 下一頁

關鍵詞: SERDES FPGA

評論


相關推薦

技術專區

關閉