a一级爱做片免费观看欧美,久久国产一区二区,日本一二三区免费,久草视频手机在线观看

新聞中心

EEPW首頁 > 汽車電子 > 設計應用 > WTB網絡HDLC在FPGA中的實現

WTB網絡HDLC在FPGA中的實現

——
作者: 時間:2007-12-06 來源: 收藏

  1 引言

  (Train Communication Network)總體結構是由WTB(絞線式列車總線)和MVB(多功能車輛總線)組成,符合IEC61375-1標準。本文主要圍繞WTB鏈路控制的幀格式進行研究。鑒于IEC61375-1標準中規定的WTB幀數據格式與IS03309中定義的(High Level Data Link Control)格式一致,基帶Manchester-Biphase-L技術編解碼器現則圍繞展開。

  隨著深亞微米工藝技術的發展,(FieldProgrammable Gate Array)的規模越來越大,其單片邏輯門數已超過上百萬門。同時還具有開發周期短、成本低、可實時在線檢驗等優點。因此廣泛用于特殊器件設計。中小批量通信產品的設計生產中采用實現功能是一種值得借鑒的方法。

  2 WTB的HDLC幀格式

  WTB的有效幀格式包括幀頭、HDLC幀數據格式、終止分界符。其中HDLC幀數據格式與ISO3309中定義的相同,包括起始8位標志位、HDLC數據、16位FCS、結束8位標志位。幀頭和HDLC幀

  數據由曼徹斯特碼編碼,一個位單元的前半部分為負電平,在位單元的中間跳變為正電平的位編碼為“1”,反之為“0”。幀頭在起始位和結束位“1”之間有7個(“0”,“1”)位對。終止分界符可使線路保持2個周期的正電平。

  2.1 HDLC幀格式

  WTB通信方式中,所有信息都是以幀的格式傳輸的,HDLC幀格式如圖1所示。HDLC協議規定,所有信息傳輸必須以一個標志字開始,且以同一標志字結束,這個標志字為01111110。開始標志到結束標志之間構成一個完整的信息單位,稱為一幀。在HDLC通信方式中,接收方通過搜索01111110探知幀的開始和結束,以此建立幀同步。在幀與幀之間的空載期,可連續發送標志字來做填充。而在WTB的網絡中,具有特殊的起始幀頭,更易于產生同步解碼。

  

HDLC幀格式

  2.2 HDLC數據及“0”比特插入

  HDLC幀的數據區的長度是可變的,可傳送標志字以外的任意二進制信息。其數據最小為32位,最大為1 056位,HDLC發送的數據應是8的整數倍。為了確保標志字是唯一的,發送方在發送信息時采用“0”比特插入技術,即發送方在發送除標志字符外的所有信息時(包括校驗位),只要遇到連續的5個“1”,就自動插入一個“0”;反之,接收方在接收數據時,只要遇到連續的5個“1”,就自動將其后的“0”刪掉。“0”比特插人與刪除技術可使HDLC具有良好的傳輸透明性,可傳輸任何比特代碼。

  2.3 CRC校驗

  HDLC采用16位循環冗余校驗碼(CRC-16)進行差錯控制,生成若干種多項式,WTB網絡使用標準的生成多項式x16+x12+x5+1。HDLC差錯校驗是對整個幀的內容作CRC循環冗余校驗,即糾正糾錯范圍內的錯碼,在校錯范圍內的錯碼只能校驗,但不能糾正。標志位和按透明規則插入的所有“0”不在校驗的范圍內。

  3 編碼器與解碼器的實現

  基于FPGA成本低、實時性好、可擴展為SOPC(片上系統)便于應用層的開發等優點,本設計采用Altera公司的CYCLONE II經濟型FPGA實現編解碼。

  3.1 有限時序狀態機

  HDLC通信幀屬于串行數字信號編解碼方式,其幀格式與時序邏輯聯系緊密。編碼器是功能、時序復雜的時序邏輯電路。為了便于利用硬件描述語言設計,將這一復雜的時序邏輯抽象成有限狀態機,并利用有限狀態機實現復雜設計。這種控制方式很容易解決0比特插入技術,使狀態自由按照ISO3309的標準轉換。根據HDLC的編碼協議,得到FPGA設計的狀態機,將狀態的轉換與數據處理分別在同一狀態機的不同模塊中實現。同時,在解碼過程中,在起始標志位同步后,每一步HDLC狀態過程均需對數據進行判斷(若出錯概率為P),直至結束。若有N個狀態,其總體出錯概率非常小,大小為PN,大大提高了解碼的可靠性。發送器狀態機如圖2所示。準備狀態:當發送器復位后,處于準備狀態,收到開始發送信號后,狀態機轉至開始狀態進行初始化,然后跳轉至幀頭狀態。幀頭狀態:在該狀態添加WTB固定的幀頭和標志位,然后跳轉至數據發送狀態。數據發送狀態:在該狀態讀取數據,按照幀結構將數據編碼發出,直到全部發送完畢跳轉至校驗狀態。校驗狀態:調用CRC校驗單元模塊,進行CRC檢驗。完成后進入結束狀態。結束狀態:發送結束標志,然后跳入下一次的準備狀態。

{{分頁}}

  

發送器狀態機

  3.2 CRC校驗

  HDLC數據編碼是難點,數據位的不確定性進一步導致CRC校驗的復雜性。但由于HDLC數據具有特殊含義:8位位組的整數倍,故可以采用以字節寬度讀雙口RAM的方式進行編碼。CRC校驗也可字節累加運算完成。校驗模塊示意圖如圖3所示。

  

校驗模塊示意圖

  校驗序列按多項式:G(x)=x16+x12+x5+1進行計算,校驗初始結果值應設為0xffff、圖3中rst為復位信號,sig為事件觸發電平,pdata為需要計算的數據,prevcrc為上一次計算的結果,crc最后輸出的計算結果。Verilog核心代碼為:

  

代碼
{{分頁}}

  3.3 位同步

  編碼器發送有效幀序列,解碼器對有效幀解析的最大難點在于起始的同步性。常用的同步方式有鎖相環。但為了節省FPGA內部資源,針對WTB特有的幀頭規則序列,采用高頻采樣比較方式進行同步。幀頭在起始位和結束位“1”之間有7個(“0”,“1”)位對,如圖4所示。在一個周期內,一位采樣12次,若在位跳變的前后符合標準位,則同步開始,繼續采樣下一位,直到幀頭位對全部完成,即使在空閑時,電平有干擾毛刺也不會產生誤同步。

  

幀頭在起始位和結束位

  4 標準應用檢驗

  通過使用Quartus II對WTB的編解碼器的波形進行仿真,結果符合標準。

  解碼器在接收一個字節后進行CRC計算,當全部數據接收完成時計算出最后CRC結果;當全部CRC接收完畢接收到CRC結果,將這兩種CRC結果進行比較。若數據合法則給一個脈沖。

  如圖5所示,硬件采用485實現物理層與標準機車WTB網卡的通訊,能夠相互解析,證明了設計的準確可靠性,為下一步應用層的設計打下基礎。

  

硬件采用485實現物理層與標準機車WTB網卡的通訊

  5 結束語

  針對WTB網絡標準提出了一種基于FPGA的HDLC協議編解碼器設計方案,并利用Altera公司的CYCLONE II EP2C8實現。目前對該網絡協議的實現僅限于初期階段,只能實現基本鏈路的HDLC數據編解碼。該系統的后續還需加入NIOS進行鏈路控制的優化和應用層的設計,如WTB總線的初運行。實踐表明,該編解碼器實現簡單、使用靈活,資源占用合理,對進一步工作的展開有深遠意義。



評論


相關推薦

技術專區

關閉