a一级爱做片免费观看欧美,久久国产一区二区,日本一二三区免费,久草视频手机在线观看

新聞中心

EEPW首頁 > 手機與無線通信 > 編輯觀點 > 便攜式產品的單芯化成為趨勢

便攜式產品的單芯化成為趨勢

——
作者:山水 時間:2007-11-15 來源:電子產品世界 收藏

  市場需求和技術支撐組成了產品走向全面單芯化的雙重推動力。用于產品的SoC正在大規模地包容包括ADC和PLL在內的模擬電路,單芯化設計有助于減少元件數量、芯片占板面積、BOM以及芯片功耗等。

  集眾多數字和模擬技術與一身的手機芯片是單芯化設計趨勢的一個縮影。一個集成了基帶、RF收發器、SRAM和PMU的SoC就幾乎組成一個完整的手機芯片方案。TI、英飛凌、NXP和高通已經陸續推出了多個面向2G、2.5G和3G的方案。

  即便是作為手機附屬功能,Wi-Fi和AM/FM接收器的也已經面世。9月Broadcom公司采用65納米CMOS工藝率先制造出802.11n方案BCM4322。Silicon Laboratories在今年3月推出了單芯片的AM/FM接收器Si473x系列,大幅度減少了芯片體積和元器件數,隨后又在最近率先在Si4734/35芯片中增加了短波接受的能力。Si473x用CMOS工藝把DSP與射頻集成在單芯片上,DSP用作解碼RDS(Radio Data System),一個8位MCU作為控制單元。Si473x因為采用了內置DSP的數字低中頻架構,從而實現一些傳統模擬架構產品無法做到的功能,例如:頻段內完全自動化的數字調諧能力,包含1kHz步進頻率和可選擇式通道帶寬濾波器。

  但是混合了數字/模擬信號的SoC正在面臨生產工藝上的進退維谷。生產數字電路的CMOS工藝已經從90nm 過度到65nm,并且正在向45nm前進。隨著生產工藝的提高,數字電路的驅動電壓已經降到1V以下,通過降低驅動電壓,能夠降低功耗,這在產品領域是大勢所趨。雖然模擬電路也在向130nm和90nm的工藝發展,驅動電壓一路從2.5V降到1.8V,甚至是1.2V/1V。但是模擬電路驅動電壓越低,電路越難驅動,尤其是運算發大器一旦降到1V以下,工作的穩定性就難以保障。

  業界已經提出幾種設計混合信號電路的方法,包括:數/模芯片分離,模擬工藝分離法和改變模擬芯片架構的新的模擬技術。數/模芯片分離法將模擬和數字的電路分離,并通過SiP的方法封裝在一起,ADI公司去年10月推出一款WiMax芯片組,將同樣采用180nm制造的ADC/DAC和RF收發器集成,基帶處理器采用90nm工藝生產。新的模擬芯片架構是將目前基于電壓的運算和控制的方法轉向基于時間的處理,TI已經采用類似的DRP(數字射頻處理)技術設計出集成基帶和RF收發器的手機單芯片。除了TI,包括英飛凌在內的其他幾家公司都在將單芯片的推向65nm甚至45nm。



評論


相關推薦

技術專區

關閉