Altera攜手Synopsys為ASIC設計提供Nios II處理器內核
Altera和Synopsys宣布,Altera流行的Nios II處理器內核可通過DesignWare Star IP包提供許可給客戶使用。這一新品擴展了Altera現有的FPGA和HardCopy®結構化ASIC產品供給,幫助Nios II用戶將設計移植到標準單元ASIC。Nios II處理器內核是應用最廣泛的FPGA處理器,其客戶群有5,000多家電子設備生產商,包括世界上排名靠前的OEM。
通過DesignWare Star IP包,設計人員可以使用一流Star IP供應商開發的高性能處理器和DSP內核。利用在設計重用、知識產權(IP)封裝方法以及設計流程上的核心能力,Synopsys公司面向ASIC應用提供可配置、完全可綜合的Nios II處理器內核。設計人員可以在代工線和工藝技術中使用該內核。結合可重用內核和Synopsys一流的工具、支持和設計服務組合,以及關鍵的芯片系統IP構建模塊,Synopsys公司為設計人員提供了可靠的基于Nios II處理器的ASIC和ASSP實施方案。
Altera亞太區高級市場總監梁樂觀說:“Nios II處理器內核是應用最廣泛的FPGA處理器,而客戶希望有更多的芯片實施方案選擇。我們的通用Nios II處理器內核與Synopsys公司功能強大的ASIC IP和設計相結合,為滿足客戶需求提供了強大的解決方案。”
Synopsys公司服務和IP營銷高級總監John Koeter說:“Altera和Synopsys互相合作,在DesignWare Star IP program中加入了Nios II處理器內核,進一步擴展了該內核的ASIC客戶基礎和應用。現在,設計人員可以在業界標準ASIC設計流程中充分發揮Nios II的可配置和可更新優勢,只通過Synopsys公司就能夠滿足自己在ASIC IP、支持和服務上的需求。”
供貨信息
Synopsys公司將于2008年第一季度提供可綜合的Nios II處理器內核。
評論