a一级爱做片免费观看欧美,久久国产一区二区,日本一二三区免费,久草视频手机在线观看

新聞中心

EEPW首頁 > EDA/PCB > 新品快遞 > 安華高科技推出采用65 nm CMOS工藝的SerDes

安華高科技推出采用65 nm CMOS工藝的SerDes

——
作者: 時間:2007-09-03 來源:EEPW 收藏
Avago Technologies()宣布,已經在納米(工藝技術上取得17 Gbps SerDes(串行/解串)的高性能輸出。持續其在SerDes技術的領導地位,Avago最新一代的工藝技術能夠節省高達25%的功耗和空間。擁有接近4,500萬通道數的SerDes總出貨量,Avago在提供可靠高性能知識產權(IP)上擁有輝煌穩定的紀錄,現在更以 工藝上經驗證的17 Gbps SerDes性能將ASIC設計極限推升到更高層次。

Avago SerDes內核的模塊化架構和多重速率處理能力具有相當好的延展性,同時高靈活度的電源管理選擇也為系統制造商帶來高達40%的功耗節省,相當適合以太網交換器/路由器以及存儲交換應用。這項SerDes技術可以支持各種廣泛的標準,例如PCI-Express、光纖通道(1GFC - 16GFC)、CX-4、XAUI/ CEI-6G、XFI以及802.3ap等,同時也適合芯片間互連以及背板式架構應用。Avago的ASIC技術同時也提供有內置BERT,帶來通道比特錯誤率的優化,而片上高速監測范圍更可以讓系統設計人員在時域上查看芯片內部所接收的信號。

「Avago領先市場推出高性能SerDes IP的能力再一次展現在17 Gbps內核的推出上,」Avago科技ASIC產品事業部副總裁James Stewart表示,「通過 硅芯片經實際驗證的性能表現,我們已經取得了滿足先進企業用戶越來越高密度和速度需求的良好戰略地位。」

Avago在系統層級架構的定義初期就已經為產品加入了各種測試功能,同時也考慮到線路制造測試、功能測試、系統通電和糾錯以及現場診斷等多種功能,取得能夠以更快速度將高可靠性高帶寬網絡和存儲系統投放市場的成果。
linux操作系統文章專題:linux操作系統詳解(linux不再難懂)


評論


相關推薦

技術專區

關閉