a一级爱做片免费观看欧美,久久国产一区二区,日本一二三区免费,久草视频手机在线观看

新聞中心

EEPW首頁 > 嵌入式系統 > 新品快遞 > Tensilica公司發布低成本的高速硬件仿真

Tensilica公司發布低成本的高速硬件仿真

——
作者: 時間:2007-05-24 來源:EEPW 收藏
公司日前發布,目前可支持在的Avnet LX60 FPGA開發板上進行Diamond Standard處理器系列的高速。軟件開發工程師可利用該通用并的FPGA開發板,在Xilinx Virtex-4 FPGA運行Diamond Standard處理器IP核,從而加速軟件設計、調試和程序優化。
公司市場副總裁Steve Roddy表示,“隨著片上系統設計愈加復雜,設計團隊需要在進行硬件開發的同時完成盡最多的軟件開發工作。相比僅采用軟件仿真手段,軟件開發工程師們通過在一塊Avnet LX60 FPGA開發板上模擬仿真選定的鉆石系列標準處理器IP核,能顯著加快開發周期。”
公司Diamond Standard軟件開發工程師的工具包(Diamond SDK)包括一個IDE(Xtensa  Xplorer  集成設計開發環境),代碼開發工具鏈和指令集仿真器(ISS),它可運行于Avnet LX60開發板。該套Diamond軟件工具包含的軟件庫可支持軟件工程師使用標準C的庫函數,如printf來進行主機PC上的打印操作和從主機PC的硬盤的讀寫操作。

Tensilica公司在Diamond SDK中嵌入2項強大功能,使開發工程師可最大限度地利用Avnet LX60 FPGA開發板優勢來取得更多分析數據,因為能夠在比ISS運行更長的運行時間里對其應用進行性能分析。首先,通過基于FPGA硬件的性能分析,系統可生成程序的運行分析文件令開發工程師能夠迅速精確定位運行程序的性能瓶頸。這個分析數據在Tensilica公司Xtensa Xplorer IDE中可通過圖解的方式進行觀察。

其次,通過反饋編譯(feedback compilation),開發工程師可設置標志,從而編譯器可搜集程序分支(循環、跳轉等)被執行次數的統計信息。Xtensa C/C++編譯器然后利用這些統計信息進行重新編譯程序來優化程序:(a) 通過在無分支代碼中放置最經常使用的分支來優化速度;和(b)通過編譯較少執行的例行程序以取得小代碼大小而不是高速度來優化代碼大小。這種基于反饋的編譯手段提高了應用程序5-15%的運行速度,并減少了15%的代碼大小。

此外,Avnet LX60上的以太網接口使開發板適合運行如Linux這樣的操作系統以及相應的TCP/IP堆棧和網絡文件系統。


評論


相關推薦

技術專區

關閉