a一级爱做片免费观看欧美,久久国产一区二区,日本一二三区免费,久草视频手机在线观看

新聞中心

EEPW首頁 > 測試測量 > 設計應用 > 一種基于GPIB和計算機并行口的SoC自動化測試方案

一種基于GPIB和計算機并行口的SoC自動化測試方案

作者: 時間:2012-02-09 來源:網絡 收藏

  引言

  (通用接口總線)是國際通用的標準儀器接口。供應商一般都提供豐富的指令集,用戶可以直接調用通訊命令,從而大大縮減底層搭建的工作量。

  計算機打印接口應用擴展

  計算機打印接口(LPT1,也可稱為并行口)有三個端口,包括數據輸出端口(端口地址為0378H)、狀態輸入端口(0379H)和命令輸出端口(037AH)。一般情況下,計算機打印接口的三個端口通過25腳D型插接件與打印機連接,實現數據、狀態和命令信息的傳送。本文設計的自動化測試方案主要應用數據輸出端口,該端口有一個8位數據輸出寄存器,其I/O特性如表1所示。


表1 并行端口數據輸出位特性

  對數據輸出端口發出一條OUT指令可將數據直接寫到插接件的引腳上。端口寄存器及其所連引腳狀態可通過同一端口讀出,其目的是為了檢驗數據輸出端口傳輸的正確性。狀態輸入端口由5個三態門緩沖器構成,緩沖器輸入端與插接件的引腳連接。

  測試系統中需要的數字信號較多,在使用外部數據作為控制信號且要求傳輸速率不高于10MHz的情況下,支持24路并行信號輸出的計算機打印接口是該測試系統的理想選擇。

  測試平臺的構建

  本文將測試平臺中的并行控制端口部分、可編程邏輯芯片配置部分以及測試部分獨立,分別設計后再進行各模塊間的連接和通信。這樣避免了各模塊之間的設計干擾,提高了測試平臺搭建效率,另外只要保證物理連接和通信的有效性,就可以充分利用上位機和下位機軟件進行控制,并可以隨時修改。圖1所示為并行控制端口的原理圖設計方案。并行接口設有三根時鐘信號輸出端,用以控制寄存器芯片正確寫入數據,同時達到片選的目的。74HC574芯片的片選端口通過PC_CONTROL置高或者置低,用以控制測試平臺工作在自動測量或手動單片測試兩種模式。由于計算機對并行口數據有正向輸出和反向輸出兩種數據結構,所以利用74HC14反相器搭建了時鐘驅動電路。如圖1所示


圖1 并行控制端口原理圖

  10、12、13端口外接電阻,使計算機可以通過查找電阻判斷系統是否存在以及是否工作正常。

  軟件系統設計

  本測試系統的軟件部分由兩個主體模塊組成,外圍利用Visual C++編寫可視化測試軟件EBS(評估板系統)。EBS的編寫在許多Visual C++教程中闡述的非常多,本文代碼段可參見電子設計信息網博客gump.spaces.eaw.com.cn。基于批處理文件的測試系統是軟件部分的核心。經過分析可知,測試系統最主要的工作是利用WinIo標準輸入/輸出模塊準確地輸出數字控制信號,對每一個、每一個測試的指標參數及每一個測試操作都定義一個類,以便調用。完成上述工作后即可在命令行界面下通過輸入指令分步驟完成測試,利用批處理文件可以使完整測試一次性完成。

  測試流程及結論

  利用之前設計的硬軟件模塊可以完成自動化測試。圖2為測試系統框架


圖2 測試系統框架

  圖3為利用該系統測試得到的一個數模轉換器輸出信號的時域波形,

  圖3 合成信號時域波形

  圖4所示為利用該系統得到的該信號的頻譜特性。


圖4 合成信號頻譜特性

  通過相關的接口總線對設備的控制指令控制頻譜儀,可以使頻譜的捕捉在4秒鐘內完成,整個測試流程在1分鐘內完成,有效地節約了測試時間。在多片測試中,測試員啟動批處理文件就可以完成快速測試流程。對比傳統測試方案,該方案不需要反復更換探頭及調試測試儀器,只需要更換開關電源及待測芯片即可。



關鍵詞: GPIB SoC 測試儀器

評論


相關推薦

技術專區

關閉