a一级爱做片免费观看欧美,久久国产一区二区,日本一二三区免费,久草视频手机在线观看

新聞中心

EEPW首頁 > 嵌入式系統 > 設計應用 > 基于VerilogHDL的FIR數字濾波器設計與仿真

基于VerilogHDL的FIR數字濾波器設計與仿真

作者: 時間:2014-01-04 來源:網絡 收藏

基于MAC的8階FIR數字濾波器結構

在該設計中有八個抽頭,各抽頭有18位輸入和濾波器系數。由于一個DSP塊可以支持4個18位輸入的分支,所以設計需要2個DSP塊。輸入數據串行加載到DSP塊中,DSP內部的移入/移出寄存器鏈用于產生延遲。濾波器系數從TriMatrix? 的ROM存儲器中加載。



評論


相關推薦

技術專區

關閉