基于VerilogHDL的FIR數字濾波器設計與仿真 作者: 時間:2014-01-04 來源:網絡 加入技術交流群 掃碼加入和技術大咖面對面交流海量資料庫查詢 收藏 在該設計中有八個抽頭,各抽頭有18位輸入和濾波器系數。由于一個DSP塊可以支持4個18位輸入的分支,所以設計需要2個DSP塊。輸入數據串行加載到DSP塊中,DSP內部的移入/移出寄存器鏈用于產生延遲。濾波器系數從TriMatrix? 的ROM存儲器中加載。 上一頁 1 2 3 下一頁
評論