a一级爱做片免费观看欧美,久久国产一区二区,日本一二三区免费,久草视频手机在线观看

新聞中心

EEPW首頁 > 模擬技術 > 設計應用 > POL電源設計的優化原則

POL電源設計的優化原則

作者: 時間:2012-01-29 來源:網絡 收藏
供更高的性能,或節省更多的電量。選擇一個具有可編程輸出電壓和±3% 以上輸出電壓容差的穩壓器是一種較好的設計方法。相比從零開始重新設計一種全新的,簡單的電阻器變化或引腳重新配置要容易得多。因此,我們要選擇一款可以支持低至0.9V或更低輸出電壓的穩壓器,以能夠最大化地重用,并幫助簡化TI片上系統(SoC)器件未來版本的使用。

  6 參考設計

  我們構建了若干管理參考設計,并經過數字音頻/視頻應用的測試。這些應用均使用了TI的TMS320DM6443和TMS320DM6446處理器,其能夠滿足排序、電壓精度和啟動要求。圖1顯示了12V的參考設計,該設計使用了TPS62111同步降壓轉換器、TPS62040同步降壓轉換器以及TPS73618低壓降調節器,以分別提供3.3V、1.2V和1.8V電壓軌。這種參考設計包含了一個簡單的外部MOSFET、電阻和電容延遲電路,以使3.3V電壓軌能夠適應自升壓模式排序方案要求。TPS62040不但提供了1.2V的內核電壓,而且還可滿足引腳5軟啟動電容的排序要求。這種解決方案擁有±3%容差,90%以上的效率。為了能夠適應主機升壓模式排序方案要求,我們可以添加一個類似的MOSFET、電阻以及電容電路添加至1.2V電壓軌。

  7 總結

  一旦充分了解了去耦、排序和容差要求以后,為DaVinci處理器設計一款電源解決方案就變得非常簡單明了。在為所有高性能處理器設計電源時,堅持使用上述技術是一個相當不錯的設計實踐。


上一頁 1 2 下一頁

關鍵詞: POL 電源 優化原則

評論


相關推薦

技術專區

關閉