a一级爱做片免费观看欧美,久久国产一区二区,日本一二三区免费,久草视频手机在线观看

新聞中心

EEPW首頁 > 模擬技術 > 設計應用 > 如何避免PCB設計限制D類放大器性能

如何避免PCB設計限制D類放大器性能

作者: 時間:2012-09-29 來源:網絡 收藏

介紹

  如果沒有遵循一些基本的布局指南,將會限制的性能或降低其可靠性。下面描述了一些好的PC板布局實踐經驗。采用帶有兩個BTL輸出的STA517B(每通道175瓦)數字功率作為范例,但對所有的放大器而言,其基本概念是一致的。

  如何避免PCB設計限制D類放大器性能

  圖1:立體聲BTL D類功率放大器原理圖

  地平面

  良好的地平面是優質D類放大器布局的關鍵。如果可能應將電路板的底層作為一個專有的地平面,完整的地平面可以提供最佳性能和最可靠的設計。如果你不得不在電路板的底層布信號線或電源走線,須盡可能的短。如果必要,為了使底層走線短距離,應將走線引回到電路板的頂層,從而避免在底層長距離走線。

  利用過孔將電路板的頂層器件與電路板底層的地平面連接。但是,過孔仍會堵塞電流回流到地平面,因此須靈活的使用這些過孔。

  直接在放大器之下的區域須敷銅。如果放大器在其封裝的底部有一個裸露的焊盤或插件,那么IC必須焊接到放大器下放的地,如此可以作為放大器的扇熱區。在這種情況下,地必須從IC正下方向兩邊引出,這樣可以確保其裸露。放大器下面的地須打上許多過孔,通過過孔向電路板的底層扇熱,因此它還可以作為一個扇熱區域。

  放大器的正下方是不建議走信號線的。須打幾個過孔和地平面相連以確保所有器件彼此之間的地參考點有一個直接和低阻抗的路徑。這對輸出濾波器是尤為重要的。所有的濾波地必須有一個直接路徑回流到放大器正下方的地平面。

  電源旁路電容

  為確保穩定性及抑制噪聲和串擾,對電源加旁路電容是非常重要的。放大器的輸出級吸收了大量的電流,且開關動作迅速。當輸出開關動作時,旁路電容和放大器電源輸入引腳之間的寄生電感會產生很大的毛刺,因此寄生電感必須保持盡可能的小。為了能在放大器功率級減小雜散電感和旁路電容之間諧振的影響,須在每個電源輸入管腳需使用一個100nF的電容與1uF的電容并聯。

  100nF的電容必須和IC盡可能的靠近(通常不超過2毫米)。而且,如圖1所示,旁路電容必須和IC在同一層,以便減小總路徑長(和雜散電感)。1uF的電容須依次放置,和100nF電容緊靠在一起。

  如何避免PCB設計限制D類放大器性能

  圖2:利用電路板的底層為100nF電容進行地連接,如此將明顯的增加總走線長且對電路板性能會產生不良影響。

  還需采用大體積儲能電容在放大器的電源輸入進行去耦。大體積儲能電容的容值依賴于放大器所要求的電流量。大體積儲能電容須和放大器以及電源管腳星形連接,且必須和放大器盡可能的靠近(理想情況是小于30毫米)。

電子管相關文章:電子管原理



上一頁 1 2 下一頁

關鍵詞: PCB設計 D類 放大器

評論


相關推薦

技術專區

關閉