a一级爱做片免费观看欧美,久久国产一区二区,日本一二三区免费,久草视频手机在线观看

新聞中心

EEPW首頁 > 模擬技術 > 設計應用 > 基于靜態CMOS和單相能量回收電路的乘法器電路設計

基于靜態CMOS和單相能量回收電路的乘法器電路設計

作者: 時間:2010-08-30 來源:網絡 收藏

本文引用地址:http://www.j9360.com/article/187816.htm

  


  從圖中可見,用靜態電路構成的輸出比較穩定,輸出等于0或VDD,功率消耗為1.51×10-7W。而用回收電路構成的二位的輸出不夠穩定,對噪聲信號較為敏感,但是并不影響輸出邏輯,功率消耗減小為1.17×10-7W。從節能的角度來看,回收電路性能更好。

  3 結語

  本文首先介紹了回收反相器電路,詳細討論電路的工作原理,同時用PSpice工具仿真了基于靜態電路和單相電路構成的兩位電路。仿真結果表明本文介紹的單相電路能夠極大地降低電路功耗。今后的工作還應繼續優化電路結構,穩定電路的輸出狀態,增強電路的抗干擾能力。

p2p機相關文章:p2p原理



上一頁 1 2 3 下一頁

評論


相關推薦

技術專區

關閉