a一级爱做片免费观看欧美,久久国产一区二区,日本一二三区免费,久草视频手机在线观看

新聞中心

EEPW首頁 > 汽車電子 > 設計應用 > 基于FPGA的DDS調頻信號的研究與實現

基于FPGA的DDS調頻信號的研究與實現

——
作者:石偉 宋躍 李琳 時間:2006-12-04 來源:微計算機信息 收藏
1 引言

直接數字頻率合成器()技術,具有頻率切換速度快,很容易提高頻率分辨率、對硬件要求低、可編程全數字化便于單片集成、有利于降低成本、提高可靠性并便于生產等優點。目前各大芯片制造廠商都相繼推出采用先進CMOS工藝生產的高性能和多功能的芯片,專用芯片采用了特定工藝,內部數字信號抖動很小,輸出信號的質量高。然而在某些場合,由于專用的DDS芯片的控制方式是固定的,故在工作方式、頻率控制等方面與系統的要求差距很大,這時如果用高性能的器件設計符合自己需要的DDS電路就是一個很好的解決方法,它的可重配置性結構能方便的實現各種復雜的調制功能,具有很好的實用性和靈活性。

2DDS發生器框圖設計

DDS調頻信號發生器框圖

 

3 DDS調制信號發生器電路設計

DDS調制信號發生器核心單元的FPGA電路設計圖 

圖2給出了DDS調制信號發生器核心單元的電路設計圖。其設計方案采用ALTERA公司的Cyclone系列EP1C6T144C6芯片,加法器為12位,調制信號波形存儲器為4096



評論


相關推薦

技術專區

關閉